2:ALU设计
1、某ALU单元执行逻辑异或(XOR)操作时,其正确的运算规则是:
0 XOR 1 = 0
1 XOR 1 = 0
1 XOR 0 = 0
0 XOR 0 = 1
2、当74181 ALU的M控制信号置1时,ALU将执行:
存储器地址计算
带进位链的算术运算
无进位影响的逻辑运算
浮点运算
3、浮点加减法运算中“对阶”操作的目的是:
使两数的阶码相等
统一两数的符号位
便于尾数逻辑右移
将较大阶码转为二进制
4、以下关于74181 ALU基本功能的描述,错误的是:
能完成逻辑异或、或非操作
16种算术运算模式均由三总线结构实现
通过M信号区分算术运算与逻辑运算
可以执行算术加法和减法运算
5、某32位浮点数的阶码为10000011(二进制),尾数为0100...0,其真值指数为:
-4
131
4
3
6、在浮点加减运算中,若结果阶码超出最大允许值,会发生哪种溢出?
阶码上溢
操作数异常
尾数上溢
负下溢
7、浮点运算结果出现尾数11.101×2⁵,下一步操作应为:
直接舍入保留有效位
标记为溢出
左移1位并阶码加1
右移1位并阶码减1
8、在ALU级联设计中采用先行进位逻辑(CLA)的主要目的是:
消除进位传递延迟
实现乘除法运算加速
支持浮点运算
降低芯片功耗
9、下列关于IEEE 754标准浮点数规格化表示的描述正确的是:
规格化数的尾数最高位显式存储为1
非规格化数的尾数绝对值为1.M形式
单精度浮点数的默认尾数隐藏位为1
规格化操作需将尾数调整到[0.5,1)范围内
10、采用补码进行加减法设计的ALU,其主要优点体现在:
提高逻辑运算效率
简化进位链逻辑电路
统一加减法操作的控制信号
降低制造成本
关闭
更多问卷
复制此问卷