我已将你提供的题目按照要求的格式进行了整理。

### 单选题
1. 某存储器容量为32K×16位,则()。
2. 在微程序控制中,以下哪种微命令编码方式最有利于减少控制存储器容量()。
3. 寄存器间接寻址方式中,操作数在()中。
4. 计算机系统中的存储系统是指()。
5. 下列关于冯·诺依曼结构的特点,正确的是()。
6. 主机与各种输入输出设备之间通信时使用的总线属于()。
7. 浮点数的表示与定点数的最主要区别在于小数点位置:()
8. 在()的计算机系统中,外部设备和主存储器共用CPU的整个访问存储空间,无需单独的I/O指令()。
9. 用n+1位字长表示定点数(其中1位为符号位),它能表示的整数范围是()。
10. 下列哪一类指令不属于数据传送类()。
11. 下列选项中,不属于外围设备组成部分的是()。
12. 关于存储周期,以下描述正确的是()。
13. 在 CPU 执行指令的整个过程中,“指令周期”表示()。
14. 在存储器性能指标中,“带宽”通常指的是()。
15. 当采用()输入操作情况下,除非计算机等待,否则无法传送数据给计算机()。
16. 计算机主机和终端串行传送数据时,要进行串--并或并--串转换,这样的转换()。
17. 四段流水线要执行 6 条指令,最少需要的时钟周期数为()。
18. 关于浮点数表示,下列说法正确的是()。
19. 在评价一个计算机系统性能时,下列说法哪个是正确的?()。
### 多选题
1. 在CPU中,主要寄存器包括哪些?()
2. 程序的时间局部性体现在哪些情况?()
3. 已知使用 5 位二进制表示(最高位为符号位,其余 4 位表示数值),x = +1010,y = -0011,以下关于 x、y 的补码表示正确的是()。
4. 某存储器容量为64字,字长32位,模块数 m=8,总线宽度32位,存储周期 T=180ns,总线传送周期 τ=35ns。连续读出8个字。以下关于该存储器的说法正确的是()
5. 下列哪些寻址方式使用“寄存器 + 偏移量”的方式形成地址?()
6. 使用 5 位二进制表示,x = +01101,y = +00110,计算 y - x 的结果,并选择正确答案()。
7. 总线的基本特性包括哪些?()
8. 程序、指令、微程序和微指令的层次关系包括哪些?()
9. 总线的一次信息传输包含哪些阶段?()
10. CPU的基本功能包括哪些?()
11. 微程序控制器的特性包括哪些?()
12. 程序的空间局部性体现在哪些情况?()
13. 下列哪些属于数字计算机的核心组成结构?()
14. 某机器的指令字长为 16 位,其指令格式如下:OP X D=180。其中:X 为寻址方式编码,D 是形式地址(D=180)。部分主存单元内容如下表: 地址 内容180 420 420 750 600 900 1000 560 1500 300 2200 950寄存器信息如下:PC = 820,R是基址寄存器 = 2000。寻址方式编码:0:立即寻址,1:直接寻址,2:间接寻址,3:PC 相对寻址,4:基址寻址。若 X=4 为基址寻址,已知 R = 2000。则下列哪些选项正确?()
15. 某 CPU 执行程序时,cache 完成存取次数为 2000 次,主存完成存取次数为 500 次,cache 存取周期为 20ns,主存存取周期为 80ns。下列说法正确的是()
17. 现有 2M×32 位的 SRAM 芯片,用于构建一个总容量为 64M×128 位的存储器。下列说法正确的是()。
18. 某存储器容量为 128 字,字长 16 位,模块数 m=8,总线宽度 16 位,存储周期 T=150ns,总线传送周期 τ=25ns。连续读出 8 个字。以下说法正确的是()
19. 程序局部性原理包括哪些类型?()
20. 下列哪些寻址方式需要访问内存至少一次?()
21. 已知一个单精度浮点数的 IEEE 754 标准存储格式为 (41260000)₁₆,下列说法正确的是()。
22. 某机器的指令字长为 16 位,其指令格式如下:OP X D=180。其中:X 为寻址方式编码,D 是形式地址(D=180)。部分主存单元内容如下表:地址 内容180 420 420 750 600 900 1000 560 1500 300 2200 950 寄存器信息如下:PC = 820,R是基址寄存器 = 2000。寻址方式编码:0:立即寻址,1:直接寻址,2:间接寻址,3:PC 相对寻址,4:基址寻址。若 X=2 为间接寻址,则下列哪些说法正确?()
1. DRAM的存储原理是利用电容存储电荷,需要定期进行 **刷新** 操作以保持数据。
2. 外设通过 **中断** 向 CPU 报告完成操作或请求服务。
3. 微程序控制器的核心部件是 **控制存储器**,它用于存放实现全部指令系统的微程序。
4. CPU 中用来暂存运算数据和中间结果的寄存器称为 **通用寄存器**。
5. CPU 中执行算术逻辑运算的部件是 **算术逻辑单元(ALU)**。
6. 固态硬盘主要由存储矩阵、**缓存** 和 主控单元 三部分组成。
7. 当信息以 **串行** 方式传送时,只有一条传输线,且采用脉冲传送。
8. 用算法语言编写的程序称为 **源程序**。
9. 磁盘存储器的存储密度包括道密度、**位密度** 和面密度。
10. 微地址的形成方法有计数器方式和 **多路转移** 两种方法。
11. RAM 的存储单元按行列排列,行地址由 **行译码器** 解码,列地址由 **列译码器** 解码。
12. 主存和 Cache 之间的映射方式有直接映射、全相连映射和 **组相连映射**。
13. 微操作按照能否同时执行分为相容性和 **相斥性** 两种类型。
14. 机器指令通常由 **操作码** 和地址码两部分组成。
1. 标量流水线(scalar pipeline)主要依靠时间上的阶段重叠实现指令并发,不一定同时发射多条指令(这通常是超标量的特点)。
2. 触摸屏既可以感知用户触摸(输入),也可以显示图形(输出),因此兼具输入与输出功能。
3. 复位信号通常被设计为不可屏蔽,以确保系统能被可靠地重新初始化。
4. 一次性可编程 ROM(OTP ROM)不是只读存储器的一种。
5. 运算器(ALU)是计算机中负责算术和逻辑运算的部件,类似于人工算盘的计算功能。
6. CISC 架构通常比 RISC 包含更少的指令种类和寻址模式。
7. 把所有主存块都映射到 Cache 任意行的方式称为全相联映射,这种实现通常硬件复杂但能提供高命中率。
8. 存储器中的“位(bit)”并不是最小的信息单位,字节才是。
9. 冯·诺依曼体系的一个根本特点是把程序代码与数据放在同一块主存中统一存储。
10. 大多数机械或磁性外设在完成一次数据传输后通常需要一定的准备或就绪时间才能进行下一次传输。
11. I/O 接口中用来向 CPU 报告外设工作状态的寄存器通常被称作“状态寄存器”或“状态端口”。
12. 由程序错误导致的运算错误一定仅仅是软件故障,不可能是硬件问题。
13. 系统总线并非连接 CPU、主存与外设的主要通信通道。
14. 闪存(Flash)是一种在断电后会丢失数据的易失性存储器。
15. 在相同容量条件下,SRAM 的成本通常低于 DRAM。
16. 只有硬件性能决定计算机运行速度,软件实现不会影响最终性能。
17. 高级语言源码直接运行(不编译)通常比其编译后的机器码执行速度更快。
18. 地址总线的位数(例如 n 位)限定了理论上可寻址的内存单元数量上限(2^n)。
19. 指令系统(ISA)构成了软件(编译器/操作系统)与硬件之间的接口规范边界。
20. 吞吐量可以用来衡量系统在一定时间内完成任务或处理数据的总体工作量。
21. 键盘和鼠标属于连接计算机的输入类外围设备。
22. 打印是计算机可能的输出形式之一,但并不一定比显示更“基本”。
更多问卷 复制此问卷