请输入您的标题
1.若x补=0.1101010,则x原=()。
A、1.0010101
B、1.0010110
C、0.0010110
D、0.1101010
2.若采用双符号位,则发生正溢的特征是:双符号位为()。
A、00
B、01
C、10
D、11
3.原码乘法是()。
A、先取操作数绝对值相乘,符号位单独处理
B、用原码表示操作数,然后直接相乘
C、被乘数用原码表示,乘数取绝对值,然后相乘
D、乘数用原码表示,被乘数取绝对值,然后相乘
4.为了缩短指令中某个地址段的位数,有效的方法是采取()。
A、立即寻址
B、变址寻址
C、间接寻址
D、寄存器寻址
5.下列数中,最小的数是()。
A.(101001)2
B.(52)8
C.(2B)16
D.45
6.下列数中,最大的数是()。
A.(101001)2
B.(52)8
C.(2B)16
D.45
7.下列数中,最小的数是()。
A.(111111)2
B.(72)8
C.(2F)16
F)16
F)16 D.50
8.计算机内存储器可以采用()。
A.RAM和ROM
B.只有ROM
C.只有RAM
D.RAM和SAM
9.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用() 。
A.堆栈寻址方式
B.立即寻址方式
C.隐含寻址方式
D.间接寻址方式
10.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自()。
A.立即数和栈顶
B.栈顶和次栈顶
C.暂存器和栈顶
D.寄存器和内存单元
11.指令系统中采用不同寻址方式的目的主要是()。
A.实现存储程序和程序控制
B.可以直接访问外存
C.缩短指令长度,扩大寻址空间,提高编程灵活性
D.提供扩展操作码的可能并降低指令译码难度
12.用于对某个寄存器中操作数的寻址方式称为()寻址。
A.直接
B.间接
C.寄存器直接
D.寄存器间接
13.寄存器间接寻址方式中,操作数处在()。
A.通用寄存器
B.存储单元
C.程序计数器
D.堆栈
14.RISC是()的简称。
A.精简指令系统计算机
B.大规模集成电路
C.复杂指令计算机
D.超大规模集成电路
15.CISC是()的简称。
A.精简指令系统计算机
B.大规模集成电路
C.复杂指令计算机
D.超大规模集成电路
16.中央处理器是指() 。
A.运算器
B.控制器
C.运算器和控制器存储器
D.运算器和控制器
17.在CPU中跟踪指令后继地址的寄存器是()
A.主存地址寄存器
B.程序寄存器
C.指令寄存器
D.状态条件寄存器
18.CPU 中通用寄存器的位数取决于()。
A.存储容量
B.机器字长
C.指令的长度
D.CPU的管脚数
19.同步控制是() 。
A.只适用于CPU控制的方式
B.只适用于外围设备控制的方式
C.由统一时序信号控制的方式
D.所有指令执行时间都相同的方式
20.异步控制常用于()作为其主要控制方式。
A.在单总线结构计算机中访问主存与外围设备时
B.微型机的CPU控制中
C.组合逻辑控制的CPU中
D.微程序控制器中
21.为了缩短指令中某个地址段的位数,有效的方法是采取()。
A、立即寻址
B、变址寻址
C、间接寻址
D、寄存器寻址
22.CPU响应中断的时间是_ C _____。
A.中断源提出请求;
B.取指周期结束;
C.执行周期结束;
D.间址周期结束。
23.下列说法中___c___是正确的。
A.加法指令的执行周期一定要访存;
B.加法指令的执行周期一定不访存;
C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;
D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
24.垂直型微指令的特点是___c___。
A.微指令格式垂直表示;
B.控制信号经过编码产生;
C.采用微操作码;
D.采用微指令码。
25.基址寻址方式中,操作数的有效地址是___A___。
A.基址寄存器内容加上形式地址(位移量);
B.程序计数器内容加上形式地址;
C.变址寄存器内容加上形式地址;
D.寄存器内容加上形式地址。
26.常用的虚拟存储器寻址系统由____A__两级存储器组成。
A.主存-辅存;
B.Cache-主存;
C.Cache-辅存;
D.主存—硬盘。
27.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。
A.停止CPU访问主存;
B.周期挪用;
C.DMA与CPU交替访问;
D.DMA。
28.在运算器中不包含___D___。
A.状态寄存器;
B.数据总线;
C.ALU;
D.地址寄存器。
29.计算机操作的最小单位时间是__A____。
A.时钟周期;
B.指令周期;
C.CPU周期;
D.中断周期。
30.用以指定待执行指令所在地址的是_C_____。
A.指令寄存器;
B.数据计数器;
C.程序计数器;pc
D.累加器。
31.下列描述中____B__是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;
B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;
C.所有的数据运算都在CPU的控制器中完成;
32.总线通信中的同步控制是__B____。
A.只适合于CPU控制的方式;
B.由统一时序控制的方式;
C.只适合于外围设备控制的方式;
D.只适合于主存。
34.浮点数的表示范围和精度取决于__C____ 。w
A.阶码的位数和尾数的机器数形式;
B.阶码的机器数形式和尾数的位数;
C.阶码的位数和尾数的位数;
D.阶码的机器数形式和尾数的机器数形式。
35.响应中断请求的条件是__B____。
A.外设提出中断;
B.外设工作完成和系统允许时;
C.外设工作完成和中断标记触发器为“1”时;
D.CPU提出中断。
36.以下叙述中___B___是错误的。
A.取指令操作是控制器固有的功能,不需要在操作码控制下完成;
B.所有指令的取指令操作都是相同的;
C.在指令长度相同的情况下,所有指令的取指操作都是相同的;
D.一条指令包含取指、分析、执行三个阶段。
37.下列叙述中__A____是错误的。
A.采用微程序控制器的处理器称为微处理器;cpu
B.在微指令编码中,编码效率最低的是直接编码方式;
C.在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短;
D.CMAR是控制器中存储地址寄存器。
38.冯·诺伊曼机工作方式的基本特点是___B___。
A.多指令流单数据流;
B.按地址访问并顺序执行指令;
C.堆栈操作;
D.存储器按内容选择地址。
2.程序控制类指令的功能是___C___。
A.进行主存和CPU之间的数据传送;
B.进行CPU和设备之间的数据传送;
C.改变程序执行的顺序;
D.一定是自动加+1。
39.水平型微指令的特点是__A____。
A.一次可以完成多个操作;
B.微指令的操作控制字段不进行编码;
C.微指令的格式简短;
D.微指令的格式较长。
40.存储字长是指____B__。
A.存放在一个存储单元中的二进制代码组合;
B.存放在一个存储单元中的二进制代码位数;
C.存储单元的个数;
D.机器指令的位数。
41.CPU通过__B___启动通道。
A.执行通道命令;
B.执行I/O指令;
C.发出中断请求;
D.程序查询。
42.对有关数据加以分类、统计、分析,这属于计算机在___C___方面的应用。
A.数值计算;
B.辅助设计;
C.数据处理;
D.实时控制。
43.总线中地址线的作用是_C_____。
A.只用于选择存储器单元;
B.由设备向主机提供地址;
C.用于选择指定存储器单元和I/O设备接口电路的地址;
D.即传送地址又传送数据。
44.总线的异步通信方式_A___。
A.不采用时钟信号,只采用握手信号;
B.既采用时钟信号,又采用握手信号;
C.既不采用时钟信号,又不采用握手信号;
D.既采用时钟信号,又采用握手信号。
45.存储周期是指___C___。
A.存储器的写入时间;
B.存储器进行连续写操作允许的最短间隔时间;
C.存储器进行连续读或写操作所允许的最短间隔时间;
D.指令执行时间。
46.在程序的执行过程中,Cache与主存的地址映射是由__C__。
A.操作系统来管理的;
B.程序员调度的;
C.由硬件自动完成的;
D.用户软件完成。
47.以下叙述___C_是正确的。
A.外部设备一旦发出中断请求,便立即得到CPU的响应;
B.外部设备一旦发出中断请求,CPU应立即响应;
C.中断方式一般用于处理随机出现的服务请求;D.程序查询用于键盘中断。
48.加法器采用先行进位的目的是____C__ 。
A.优化加法器的结构;
B.节省器材;
C.加速传递进位信号;
D.增强加法器结构。
49.变址寻址方式中,操作数的有效地址是__C____。
A.基址寄存器内容加上形式地址(位移量);
B.程序计数器内容加上形式地址;
C.变址寄存器内容加上形式地址;
D.寄存器内容加上形式地址。
50.指令寄存器的位数取决于__B__。
A.存储器的容量;
B.指令字长;
C.机器字长;
D.存储字长。
51.在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于A____。
A.同步控制;
B.异步控制;
C.联合控制;
D.人工控制。
52.下列叙述中___B___是正确的。
A.控制器产生的所有控制信号称为微指令;
B.微程序控制器比硬连线控制器更加灵活;
C.微处理器的程序称为微程序;
D.指令就是微指令。
53.CPU中的译码器主要用于___B___ 。
A.地址译码;
B.指令译码;
C.选择多路数据至ALU;
D.数据译码。
54.直接寻址的无条件转移指令功能是将指令中的地址码送入__A____。
A.PC;
B.地址寄存器;
C.累加器;
D.ALU。
55.DMA方式的接口电路中有程序中断部件,其作用是___C_。
A.实现数据传送;
B.向CPU提出总线使用权;
C.向CPU提出传输结束;
D.发中断请求。
56.下列器件中存取速度最快的是 C 。
A.Cache;
B.主存;
C.寄存器;
D.辅存。
57.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是___C___。
A.直接、立即、间接;
B.直接、间接、立即;
C.立即、直接、间接;
D.立即、间接、直接。
58.存放欲执行指令的寄存器是___D___。
A.MAR;
B.PC;
C.MDR;
D.IR。
59.在独立请求方式下,若有N个设备,则____B__。
A.有一个总线请求信号和一个总线响应信号;
B.有N个总线请求信号和N个总线响应信号;
C.有一个总线请求信号和N个总线响应信号;
D.有N个总线请求信号和一个总线响应信号。
60.下述说法中__C____是正确的。
A.半导体RAM信息可读可写,且断电后仍能保持记忆;
B.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的;
C.半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。
61.DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作_B___。
A.停止CPU访问主存;
B.周期挪用;
C.DMA与CPU交替访问;
D.DMA。
6.计算机中表示地址时,采用__D___ 。
A.原码;
B.补码;
C.反码;
D.无符号数。
62.采用变址寻址可扩大寻址范围,且__C____。
A.变址寄存器内容由用户确定,在程序执行过程中不可变;
B.变址寄存器内容由操作系统确定,在程序执行过程中可变;
C.变址寄存器内容由用户确定,在程序执行过程中可变;
D.变址寄存器内容由操作系统确定,在程序执行过程不中可变;
63.由编译程序将多条指令组合成一条指令,这种技术称做__C____。
A.超标量技术;
B.超流水线技术;
C.超长指令字技术;
D.超字长。
64.计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用__C____控制方式。
A.延长机器周期内节拍数的;
B.异步;
C.中央与局部控制相结合的;
D.同步;
65.微程序放在_B___中。
A.存储器控制器;
B.控制存储器;
C.主存储器;
D.Cache。
66.在CPU的寄存器中,B_____对用户是完全透明的。
A.程序计数器;
B.指令寄存器;
C.状态寄存器;
D.通用寄存器。
67.运算器由许多部件组成,其核心部分是__B____。
A.数据总线;
B.算术逻辑运算单元;
C.累加寄存器;
D.多路开关。
68.DMA接口__B___。
A.可以用于主存与主存之间的数据交换;
B.内有中断机制;
C.内有中断机制,可以处理异常情况;
D.内无中断机制
69.CPU响应中断的时间是___C___。
A.中断源提出请求;
B.取指周期结束;
C.执行周期结束;
D.间址周期结束。
70.直接寻址的无条件转移指令功能是将指令中的地址码送入_A_____。
A.PC;
B.地址寄存器;
C.累加器;
D.ALU。
71.三种集中式总线控制中,___A__方式对电路故障最敏感。
A.链式查询;
B.计数器定时查询;
C.独立请求;
D.以上都不对。
72.一个16K×32位的存储器,其地址线和数据线的总和是__B____。
A.48;
B.46;
C.36;
D.32.
73.以下叙述中错误的是___B___。
A.指令周期的第一个操作是取指令;
B.为了进行取指令操作,控制器需要得到相应的指令;
C.取指令操作是控制器自动进行的;
D.指令第一字节含操作码。
74.主存和CPU之间增加高速缓冲存储器的目的是___A___。
A.解决CPU和主存之间的速度匹配问题;
B.扩大主存容量;
C.既扩大主存容量,又提高了存取速度;
D.扩大辅存容量。
75.以下叙述__A___是错误的。
A.一个更高级的中断请求一定可以中断另一个中断处理程序的执行;
B.DMA和CPU必须分时使用总线;
C.DMA的数据传送不需CPU控制; D.DMA中有中断机制。
76.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自__C____。
A.立即数和栈顶;
B.暂存器;
C.栈顶和次栈顶;
D.累加器。
77._C__可区分存储单元中存放的是指令还是数据。
A.存储器;
B.运算器;
C.控制器;
D.用户。
78.所谓三总线结构的计算机是指__B__。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;
C.I/O总线、主存总线和系统总线三组传输线;
D.设备总线、主存总线和控制总线三组传输线.。
79.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_B___。
A.128K;
B.64K;
C.64KB;
D.128KB。
80.主机与设备传送数据时,采用_A_____,主机与设备是串行工作的。
A.程序查询方式;
B.中断方式;
C.DMA方式;
D.通道。
81.在整数定点机中,下述第___B__种说法是正确的。
A.原码和反码不能表示 -1,补码可以表示 -1;
B.三种机器数均可表示 -1;
C.三种机器数均可表示 -1,且三种机器数的表示范围相同;
D.三种机器数均不可表示 -1。
82.变址寻址方式中,操作数的有效地址是___C___。
A.基址寄存器内容加上形式地址(位移量);
B.程序计数器内容加上形式地址;
C.变址寄存器内容加上形式地址;
D.以上都不对。
83.向量中断是__C____。
A.外设提出中断;
B.由硬件形成中断服务程序入口地址;
C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址
D.以上都不对。
84.一个节拍信号的宽度是指__C____。
A.指令周期;
B.机器周期;
C.时钟周期;
D.存储周期。
85.将微程序存储在EPROM中的控制器是__A____控制器。
A.静态微程序;
B.毫微程序;
C.动态微程序;
D.微程序。
86.隐指令是指__D。
A.操作数隐含在操作码中的指令;
B.在一个机器周期里完成全部操作的指令;
C.指令系统中已有的指令;
D.指令系统中没有的指令。
87.当用一个16位的二进制数表示浮点数时,下列方案中第__B__种最好。
A.阶码取4位(含阶符1位),尾数取12位(含数符1位);
B.阶码取5位(含阶符1位),尾数取11位(含数符1 位);
C.阶码取8位(含阶符1位),尾数取8位(含数符1位);
D.阶码取6位(含阶符1位),尾数取12位(含数符1位)。
88.DMA方式__B__。
A.既然能用于高速外围设备的信息传送,也就能代替中断方式;
B.不能取代中断方式;
C.也能向CPU请求中断处理数据传送;
D.内无中断机制。
89.在中断周期中,由__D___将允许中断触发器置“0”。
A.关中断指令;
B.机器指令;
C.开中断指令;
D.中断隐指令。
90.在单总线结构的CPU中,连接在总线上的多个部件___B___。
A.某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据;
B.某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据;
C.可以有多个同时向总线发送数据,并且可以有多个同时从总线接收数据;
D.可以有多个同时向总线发送数据,但可以有一个同时从总线接收数据。
91.三种集中式总线控制中,_A_____方式对电路故障最敏感。
A.链式查询;
B.计数器定时查询;
C.独立请求;
D.以上都不对。
92.一个16K×8位的存储器,其地址线和数据线的总和是___D___。
A.48;
B.46;
C.17;
D.22.
93.用户与计算机通信的界面是___B___。
A.CPU;
B.外围设备;
C.应用程序;
D.系统程序。
2.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自_C_____。
A.立即数和栈顶;
B.暂存器;
C.栈顶和次栈顶;
D.程序计数器自动加+1。
94.水平型微指令的特点是__A____。
A.一次可以完成多个操作;
B.微指令的操作控制字段不进行编码;
C.微指令的格式简短;
D.微指令的格式较长。
95.有些计算机将一部分软件永恒地存于只读存储器中,称之为___C___。
A.硬件;
B.软件;
C.固件;
D.辅助存储器。
96.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。
A.程序查询方式;
B.中断方式;
C.DMA方式;
D.通道。
6.计算机中有关ALU的描述,__D___是正确的。
A.只做算术运算,不做逻辑运算;
B.只做加法;
C.能存放运算结果;
97.所谓三总线结构的计算机是指____B__。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和 DMA总线三组传输线;
C.I/O总线、主存总线和系统总线三组传输线;
D.以上都不对。
98.集中式总线控制中,__A____方式对电路故障最敏感。
A.链式查询;
B.计数器定时查询;
C.独立请求;
D.总线式。
100.活动头磁盘存储中,信息写入或读出磁盘是__B____进行的。
A.并行方式;
B.串行方式;
C.串并方式;
D.并串方式。
101.以下叙述__C____是正确的。
A.外部设备一旦发出中断请求,便立即得到CPU的响应;
B.外部设备一旦发出中断请求,CPU应立即响应;
C.中断方式一般用于处理随机出现的服务请求; D.程序查询用于键盘中断。
关闭
更多问卷
复制此问卷